SPC5634MF2MLQ80 32-битни микроконтролери – MCU NXP 32-битни MCU, Power Arch језгро, 1.5MB флеш меморије, 80MHz, -40/+125degC, аутомобилски квалитет, QFP 144
♠ Опис производа
Атрибут производа | Вредност атрибута |
Произвођач: | NXP |
Категорија производа: | 32-битни микроконтролери - MCU |
RoHS: | Детаљи |
Серија: | МПЦ5634М |
Стил монтаже: | СМД/СМТ |
Пакет/Кутија: | LQFP-144 |
Језгро: | е200з3 |
Величина програмске меморије: | 1,5 МБ |
Величина РАМ меморије за податке: | 94 кБ |
Ширина магистрале података: | 32-битни |
Резолуција АДЦ-а: | 2 x 8 бита/10 бита/12 бита |
Максимална фреквенција такта: | 80 MHz |
Број У/И: | 80 У/И |
Напон напајања - мин: | 1,14 V |
Напон напајања - Макс.: | 1,32 V |
Минимална радна температура: | - 40°C |
Максимална радна температура: | +150°C |
Квалификација: | AEC-Q100 |
Паковање: | Послужавник |
Аналогни напон напајања: | 5,25 V |
Марка: | NXP Semiconductors |
Тип РАМ меморије за податке: | СРАМ |
Улазно/излазни напон: | 5,25 V |
Осетљив на влагу: | Да |
Производ: | Микроконтролер |
Тип производа: | 32-битни микроконтролери - MCU |
Тип програмске меморије: | Бљесак |
Количина фабричког паковања: | 60 |
Подкатегорија: | Микроконтролери - MCU |
Тајмери за чување података: | Тајмер за чување |
Алијаси дела #: | 935311091557 |
Тежина јединице: | 1,319 г |
♠ 32-битни микроконтролери - MCU
Ови 32-битни аутомобилски микроконтролери су породица систем-на-чипу (SoC) уређаја који садрже све карактеристике породице MPC5500 и многе нове функције упарене са високоперформансном 90 nm CMOS технологијом како би се обезбедило значајно смањење трошкова по функцији и значајно побољшање перформанси. Напредно и исплативо језгро хост процесора ове породице аутомобилских контролера изграђено је на Power Architecture® технологији. Ова породица садржи побољшања која побољшавају уклапање архитектуре у уграђене апликације, укључује додатну подршку за инструкције за дигиталну обраду сигнала (DSP), интегрише технологије - као што су побољшана јединица временског процесора, побољшани аналогно-дигитални конвертор са редовима чекања, Controller Area Network и побољшани модуларни улазно-излазни систем - које су важне за данашње примене погонских склопова ниже класе. Ова породица уређаја је потпуно компатибилно проширење Freescale-ове породице MPC5500. Уређај има један ниво хијерархије меморије који се састоји од до 94 KB SRAM меморије на чипу и до 1,5 MB интерне флеш меморије. Уређај такође има екстерни магистрални интерфејс (EBI) за „калибрацију“. Овај екстерни магистрални интерфејс је дизајниран да подржи већину стандардних меморија које се користе са MPC5xx и MPC55xx породицама.
• Радни параметри
— Потпуно статички рад, 0 MHz–80 MHz (плус 2% фреквентне модулације – 82 MHz)
— Радни опсег температуре споја од –40 ℃ до 150 ℃
— Дизајн са малом потрошњом енергије
– Расипање снаге мање од 400 mW (номинално)
– Дизајнирано за динамичко управљање напајањем језгра и периферних уређаја
– Софтверски контролисано синхронизовање периферних уређаја
– Режим заустављања са малом потрошњом енергије, са заустављеним свим сатовима
— Произведено 90 nm процесом
— 1,2 V интерна логика
— Једно напајање са 5,0 V -10%/+5% (4,5 V до 5,25 V) са интерним регулатором који обезбеђује 3,3 V и 1,2 V за језгро
— Улазни и излазни пинови са опсегом од 5,0 V -10%/+5% (4,5 V до 5,25 V)
– 35%/65% VDDE CMOS нивои прекидача (са хистерезисом)
– Изборљива хистереза
– Изборљива контрола брзине набирања
— Nexus пинови се напајају напоном од 3,3 V
— Дизајнирано са техникама смањења електромагнетних снага
– Фазно закључана петља
– Фреквентна модулација фреквенције системског такта
– Капацитивност бајпаса на чипу
– Избор брзине набирања и снаге погона
• Високоперформансни процесор e200z335 core
— 32-битни програмерски модел из књиге Е о архитектури напајања
— Побољшања кодирања променљиве дужине
– Омогућава да се скуп инструкција Power Architecture опционо кодира у мешовитим 16-битним и 32-битним инструкцијама
– Резултат је мања величина кода
— Једно издање, процесор компатибилан са 32-битном технологијом Power Architecture
— Извршење по налогу и пензионисање
— Прецизна обрада изузетака
— Јединица за обраду филијала
– Наменски сабирач за израчунавање адресе филијала
– Убрзање гранања коришћењем бафера инструкција за унапред претраживање гранања
— Јединица за утовар/складиштење
– Латенција оптерећења од једног циклуса
– Потпуно цевовод
– Подршка за велики и мали ендијан
– Подршка за неусклађени приступ
– Нула мехурића у цевоводу пре оптерећења до употребе
— Тридесет два 64-битна регистра опште намене (GPR)
— Јединица за управљање меморијом (MMU) са 16-улазним потпуно асоцијативним бафером за резервно превођење (TLB)
— Одвојена инструкцијска магистрала и магистрала за учитавање/меморисање
— Подршка за векторске прекиде
— Латенција прекида < 120 ns @ 80 MHz (мерено од захтева за прекид до извршења прве инструкције обрађивача изузетака прекида)